【廣告】
封裝測(cè)試設(shè)備的芯片載體封裝
80年代出現(xiàn)了芯片載體封裝,其中有陶瓷無(wú)引線芯片載體LCCC(Leadless Ceramic Chip Carrier)、塑料有引線芯片載體PLCC(Plastic Leaded Chip Carrier)、小尺寸封裝SOP(Small Outline Package)、塑料四邊引出扁平封裝PQFP(Plastic Quad Flat Package), 以0.5mm焊區(qū)中心距,208根I/O引腳的QFP封裝的CPU為例,外形尺寸28×28mm,芯片尺寸10×10mm,則芯片面積/封裝=10×10/28×28=1:7.8,由此可見(jiàn)QFP比DIP的封裝尺寸大大減小。QFP的特點(diǎn)是: 1.適合用SMT表面安裝技術(shù)在PCB上安裝布線; 2.封裝外形尺寸小,寄生參數(shù)減小,適合高頻應(yīng)用; 3.操作方便; 4.可靠性高。此外,由于焊球非常靠近鈍化層,焊球工序與線路后端??赡軙?huì)相互影響。
封裝過(guò)程為:來(lái)自晶圓前道工藝的晶圓通過(guò)劃片工藝后,被切割為小的晶片,然后將切割好的晶片用膠水貼裝到相應(yīng)的基板(引線框架)架的小島上,再利用超細(xì)的金屬(金、錫、銅、鋁)導(dǎo)線或者導(dǎo)電性樹(shù)脂將晶片的接合焊盤(pán)連接到基板的相應(yīng)引腳,并構(gòu)成所要求的電路。Single-ended中COF是將芯片直接粘貼在柔性線路板上(現(xiàn)有的用Flip-Chip技術(shù)),再經(jīng)過(guò)塑料包封而成,它的特點(diǎn)是輕而且很薄,所以當(dāng)前被廣泛用在液晶顯示器(LCD)上,以滿足LCD分辨率增加的需要。封裝引腳之間距離很小、管腳很細(xì),一般大規(guī)?;虺笠?guī)模集成電路采用這種封裝形式。然而,如果這些設(shè)計(jì)沒(méi)有使用正確的材料和幾何形狀,微孔可能會(huì)經(jīng)歷意想不到的開(kāi)裂和分層。其引腳數(shù)一般從幾十到幾百,而且其封裝外形尺寸較小、寄生參數(shù)減小、適合高頻應(yīng)用。該封裝主要適合用SMT表面安裝技術(shù)在PCB上安裝布線。
在TSOP封裝方式中,內(nèi)存顆粒是通過(guò)芯片引腳焊在PCB板上的,焊點(diǎn)和PCB板的接觸面積較小,使得芯片向PCB板傳熱相對(duì)困難。而且TSOP封裝方式的內(nèi)存在超過(guò)150MHz后,會(huì)有很大的信號(hào)干擾和電磁干擾。人們對(duì)芯片級(jí)封裝還沒(méi)有一個(gè)統(tǒng)一的定義,有的公司將封裝本體面積與芯片面積之比小于2的定為CSP,而有的公司將封裝本體面積與芯片面積之比小于1.4或1.2的定為CSP。開(kāi)發(fā)應(yīng)用為廣泛的是FBGA和QFN等,主要用于內(nèi)存和邏輯器件。SIL(SingleIn-line):?jiǎn)瘟兄辈迨椒庋b,引腳從封裝一個(gè)側(cè)面引出,排列成一條直線。CSP的引腳數(shù)還不可能太多,從幾十到一百多。這種高密度、小巧、扁薄的封裝非常適用于設(shè)計(jì)小巧的掌上型消費(fèi)類(lèi)電子裝置。